Процесори

Epyc milan and genoa, amd надає детальну інформацію про свій новий серверний процесор

Зміст:

Anonim

AMD розкрила деякі подробиці про архітектуру EPYC Milan (Zen 3) та архітектуру EPYC Genoa (Zen 4), заплановану компанією.

EPYC Мілан та Генуя, AMD надає детальну інформацію про свої нові серверні процесори

Під час своєї презентації Мартін Хільгеман з AMD, старший менеджер програм HPC, розкрив слайди, що підтверджують, що наступна серія процесорів EPYC 'Milan' запуститься на існуючому серверному гнізді SP3, підтримує пам'ять DDR4 і пропонує той же TDP і ті ж основні конфігурації, що й римські серії процесорів.

Цей слайд, схоже, розвіяє чутки про те, що AMD планує запустити Мілан із 4x-реалізацією SMT, яка стверджувала, що Zen 3 запропонує користувачам чотири потоки на ядро ​​CPU. Схоже, що основне джерело покращення продуктивності Zen 3 відбуватиметься від покращення IPC та збільшення частоти тактової частоти, а не від збільшення числа основних і потокових. Сподіваємось, це означає, що Zen 3 зосередиться на «одноядерній» продуктивності та вдосконаленнях основної архітектури.

Завітайте в наш довідник про кращі процесори на ринку

Звертаючись до EPYC Genoa (Zen 4), Helgeman стверджує, що Zen 4 все ще знаходиться на стадії розробки, що означає, що виробники серверів та інші замовники мають можливість впливати на дизайн Genoa. Також підтверджено, що ця нова архітектура буде запущена з новим сокетом SP5, підтримуватиме новий тип пам’яті (можливо, DDR5) та запропонує користувачам «нові можливості», яких не було виявлено.

Інтерналізуючи дизайн Zen 3, AMD підтвердила, що Zen 3 відійде від розбитого кешу Zen / Zen 2, який розділив кеш L3 процесора LD між двома чотириядерними CCX. Це означає, що AMD може віддалятися від власного чотирьохядерного дизайну CCX, створюючи восьмиядерний дизайн CCX з Zen 3 або іншим дизайном.

Замість того, щоб запропонувати два кеш-пам’яті L3 потужністю 16 Мб (як це видно з сучасного дизайну Zen 2 Zen 2), дизайн ZenD Zen 3 AMD запропонує комбінацію кешу L3 «32 + МБ» у всіх восьми ядрах процесора. Це зменшить потенційні затримки між ядрами процесора в одному штампі та гарантує кращий доступ до інтегрованого кешу L3 для ядер CPU. Крім того, цей кеш-пам'ять був би більшим, ніж вигляд у попередніх поколіннях.

Мілан EPYC приїде до нас у другій половині 2020 року.

Шрифт Overclock3d

Процесори

Вибір редактора

Back to top button